전자회로-가정답(2021-05-10 / 359.7KB / 268회)
전자회로 가 책형 1 쪽 전자회로 문 1. 하한 차단주파수가 150 [kHz]이고 상한 차단주파수가 600 [kHz]인 대역통과필터(bandpass filter)의 Q(quality factor)값은? ① ② ③ ④ 문 2. 다음 회로에서 변압기 권선비는 10 : 1이고 왼편 1차 측 전압은 sin [V]이다. 다이오드에 걸리는 최대 역방향 전압[V]은? (단, 다이오드 양단의 순방향 전압은 0.7 [V]이다) + - 10 : 1 + - ① 9.6 ② 10.3 ③ 11 ④ 108.6 문 3. 다음 회로에서 출력 의 논리식은? ① ② ․ ③ ․ ④ 문 4. 다이오드회로에 대한 설명으로 옳은 것만을 모두 고른 것은? ㄱ. 발광 다이오드(light emitting diode)는 순방향 바이어스를 인가하여 사용하며 발광하는 빛의 출력량은 순방향 전류에 비례한다. ㄴ. 터널 다이오드(tunnel diode)는 부성저항(negative resistance) 영역의 특성이 있어 발진회로에 사용될 수 있다. ㄷ. 버랙터 다이오드(varactor diode)는 역방향 바이어스가 증가할수록 다이오드의 커패시턴스는 증가한다. ㄹ. 실리콘 PN 접합 다이오드에 순방향 바이어스를 인가하면 공핍 영역은 넓어지고 다이오드 양단에는 장벽전위 0.7 [V]가 걸린다. ① ㄱ, ㄴ ② ㄱ, ㄹ ③ ㄴ, ㄷ ④ ㄷ, ㄹ 문 5. 다음 디지털 논리회로에서 입력이 , 이고 출력이 일 경우, 입출력 사이의 논리식이 다른 것은? ① ② ③ ④ 문 6. 다음 왼쪽 그림 (a)에 표시한 주파수 특성을 갖는 연산 증폭기를 이용하여 오른쪽 그림 (b)의 부궤환(negative feedback)회로를 구현하였다. 일 때, A[dB]와 B[MHz]의 값으로 가장 가까운 것은? - + + - Gain[dB] 60 1 [MHz] (a) Gain[dB] [MHz] (b) + - A B ① 0 1,000 ② 0 100 ③ 20 100 ④ 20 1 전자회로 가 책형 2 쪽 문 7. 다음 회로에서 정현파인 입력파형( )이 가해진 경우, 정상상태 에서 출력파형()은? (단, 다이오드 양단의 순방향전압은 0.7 [V]이다) - + - + V + - F 150 kΩ D [V] 10 -10 kHz 0 ① [V] 0 -7.7 -17.7 -27.7 ② [V] 0 -6.3 -16.3 -26.3 ③ [V] 0 26.3 16.3 6.3 ④ [V] 0 27.7 17.7 7.7 문 8. 다음 저역통과필터의 전압이득 이 10일 때, 차단주파수가 50 [kHz]가 되기 위한 [kΩ]과 [kΩ]는? (단, 연산증폭기는 이상적이라고 가정한다) + - 1kΩ nF R1 R2 ① 20 11 ② 20 9 ③ 200 11 ④ 200 9 문 9. 다음 위상천이 발진기에서 발진각주파수가 1,000 [rad/s]인 경우, 발진기로 동작하기 위한 저항 [kΩ]과 [kΩ]의 값은? (단, F, 연산증폭기는 이상적이라고 가정한다) + - R Rf ① 4 116 ② 3 87 ③ 2 58 ④ 1 29 문 10. 다음 그림과 같이 R/2R 사다리형 DAC(digital-analog converter) 회로를 구성한 후 +5 [V]의 기준전압을 인가할 때, 출력전압 [V]은? (단, 연산증폭기는 이상적이라고 가정한다) + 25 kΩ 50 kΩ 50 kΩ 50 kΩ 50 kΩ - 25 kΩ 25 kΩ 25 kΩ 25 kΩ 25 kΩ +5 V ① 0.625 ② 1.25 ③ 2.5 ④ 5 문 11. 다음 증폭회로에서 전압이득 의 값은? (단, 의 전달 컨덕턴스 = 10 [m℧]이고 = 900 [Ω]이다) - + - + ① 0.8 ② 0.9 ③ 1.0 ④ 1.1 문 12. 다음 회로에서 이고 일 때, 출력전압 은? (단, 연산증폭기는 이상적이라고 가정한다) + - + - + - ① ② ③ ④ 전자회로 가 책형 3 쪽 문 13. 다음 회로의 설명으로 옳지 않은 것은? + - + - ① AM 신호 복조에 사용할 수 있다. ② 저주파 신호는 통과하기 어렵다. ③ RC 시정수가 클수록 리플전압이 줄어든다. ④ 피크검파기로 사용할 수 있다. 문 14. 다음 CMOS 논리회로에서 출력 의 논리식은? ① ․ ․ ② ․ ․ ③ ④ 문 15. 다음 MOSFET 증폭기회로의 전압이득 은? (단, 과 은 트랜지스터 , 와 는 트랜지스터 에 해당하는 파라미터이다. body effect는 무시하며 커패시터 는 충분히 커서 교류신호에 대해서 임피던스는 0 [Ω]으로 가정한다) ① ║║ ② ║║ ③ ║║ ④ ║║ 문 16. 다음은 n-채널 MOSFET으로 구성된 바이어스회로이다. 이 회로 에서 n-채널 MOSFET은 포화영역(saturation region)에서 동작 하고 있고 는 2.5 [V]일 때 n-채널 MOSFET의 채널폭과 채널길이 비인 의 값은? (단, 공정전달 컨덕턴스 파라미터 [A/V2], 문턱전압 [V], channel length modulation 및 body effect는 무시한다) V V kΩ ① 2 ② 5 ③ 10 ④ 20 문 17. 다음 회로는 CMOS 인버터 5단을 이용하여 만든 링 발진기(ring oscillator)이다. 이에 대한 설명으로 옳지 않은 것은? ① 인버터의 단 수를 3단으로 줄이면 발진주파수가 올라간다. ② 인버터의 단 수를 6단으로 늘리면 발진하지 않는다. ③ 지연시간이 더 작은 인버터를 이용하면 발진주파수가 올라간다. ④ 인버터의 공급전압을 올려도 발진주파수에는 변함이 없다. 문 18. 다음은 입력신호 을 변조해서 출력신호 을 발생시키는 회로이다. 이 전체회로의 변조방식은? + - 단안정 멀티 바이브레이터 trigger 톱니파 발생기 0 0 ① 펄스폭 변조(PWM) ② 펄스부호 변조(PCM) ③ 펄스위치 변조(PPM) ④ 펄스진폭 변조(PAM) 전자회로 가 책형 4 쪽 문 19. 다음 진리표로부터 논리식을 나타낸 것으로 옳은 것은? (단, x는 don’t care상태이다) A B C D Y 0 0 0 0 0 0 0 0 1 1 0 0 1 0 0 0 0 1 1 0 0 1 0 0 1 0 1 0 1 x 0 1 1 0 0 0 1 1 1 0 1 0 0 0 0 1 0 0 1 1 1 0 1 0 0 1 0 1 1 0 1 1 0 0 1 1 1 0 1 x 1 1 1 0 0 1 1 1 1 0 ① ․ ․ ② ․ ․ ․ ③ ․ ․ ․ ④ ․ ․ 문 20. 다음 MOSFET 증폭기회로의 전압이득 은? (단, 은 트랜지스터 , 는 트랜지스터 에 해당하는 파라미터이다. body effect와 channel length modulation은 무시하며 커패시터 CB는 충분히 커서 교류신호에 대해서 임피던스는 0 [Ω]으로 가정한다) - + ① ║ ║ ║ ② ║ ║ ③ ║ ║ ║ ④ ║ ║