전자회로정답(2021-04-03 / 324.4KB / 163회)
전자회로 고 책형 1 쪽 전자회로 문 1. 다음의 프로그램 가능한 단일 접합트랜지스터(PUT)가 포함된 발진기의 출력파형 vout으로 옳은 것은? (단, 출력파형의 피크값은 VP이다) + - VP vout + - PUT C R - + VIN ① t ② t ③ t ④ t 문 2. 증폭도가 5 및 200인 이상적인 전압 증폭기를 직렬로 2단 접속한 경우, 종합 이득은 얼마[dB]인가? A1 A2 5배 200배 ① 20 ② 30 ③ 60 ④ 90 문 3. 다음 회로의 출력 전압 V0는? (단, 연산 증폭기는 이상적이라고 가정한다) V0 R4 R5 R3 R1 R2 V1 + - V2 R1∥R2 R3∥R4∥R5 - + ① ② ③ ④ 문 4. 다음 발진기 회로에서 출력파형 vo의 주기[sec]는? (단, ln2 =0.69이다) R Q vo S Q F/F + - + - 2 kΩ 6 kΩ 2 kΩ 6 kΩ 2 kΩ 5 nF VCC ① 6.9 ② 17.25 ③ 34.5 ④ 69 문 5. 다음 그림은 공통소스(common-source) 증폭기의 고주파 등가 모델에 대한 보드선도(Bode plot)이다. 이 증폭기의 단위이득 주파수(unity-gain frequency) ft 에 가장 근사한 값은? f(log scale) fz ft 0 20 dB -20 dB/decade fH = 500 MHZ Unity-gain frequency Gain (dB) ① MHz ② MHz ③ GHz ④ GHz 문 6. 다음의 MOSFET 바이어스 회로에서 A, V로 가정할 때 MOSFET의 동작 영역은? 1 V ID 5 kΩ VDD = 2 V + - ① 항복 영역 ② 포화 영역 ③ 차단 영역 ④ 트라이오드 영역 전자회로 고 책형 2 쪽 문 7. 다음과 같은 MOSFET 증폭기의 고주파 영역 해석에서 gm=50 mS, Cgs = 10 pF, Cgd = Cds = 1 pF일 때, 입력 및 출력측의 등가 커패시턴스 Cin과 Cout에 가장 가까운 값[pF]은? (단, RD= 2 kΩ 이다) vin vout VDD RD RG -VSS I Cin Cout ① 111 2 ② 111 102 ③ 11 102 ④ 11 2 문 8. 다음 능동 여파기 회로에서 주파수 응답 특성의 기울기[dB/decade]는? (단, C1 = C2, R1 = R2 = RA = RB이다) vin vout R2 R1 C1 C2 RA RB + - ① 20 ② 40 ③ 60 ④ 80 문 9. 다음은 이상적인 연산증폭기로 구현한 계측증폭기 회로이다. 출력전압 V0[V]는? V0 + - + - R 2R R 2R 4R 4R 2R 26R 26R 24R 24R 5V + - ① 1 ② 1 ③ 2 ④ 2 문 10. 전류증폭기(current amplifier)의 이상적인(ideal) 입력임피던스와 출력임피던스로 옳은 것은? ① 입력임피던스와 출력임피던스는 모두 0(zero)이다. ② 입력임피던스는 무한대(∞)이고 출력임피던스는 0(zero)이다. ③ 입력임피던스는 0(zero) 이고 출력임피던스는 무한대(∞)이다. ④ 입력임피던스와 출력임피던스는 모두 무한대(∞)이다. 문 11. 이상적인(ideal) 6-bit 아날로그-디지털 변환기에서 아날로그 입력 범위(input range)가 0.52 V에서 1.8 V일 때, 이 데이터 변환기의 분해능에 해당되는 전압[mV]은? ① 5 ② 10 ③ 15 ④ 20 문 12. 다음 회로에서 논리 출력 F를 표시한 것으로 옳은 것은? A B C F ① ② ③ ④ 문 13. ⋅ 의 논리식을 간략하게 표시한 것은? ① ② ③ ④ 문 14. 다음의 CMOS 인버터(inverter) 회로에서 입력신호인 클럭(clock)의 주파수를 2배 증가시키고, 전원전압 VDD를 로 줄였을 때 동적 소비전력의 변화로 옳은 것은? IN OUT VDD C ① 로 줄어든다. ② 로 줄어든다. ③ 2배 증가한다. ④ 4배 증가한다. 전자회로 고 책형 3 쪽 문 15. 다음 그림은 커패시터 필터와 부하가 연결된 정류회로에서 측정된 파형들이다. 실선 부분의 파형을 바르게 설명한 것은? t 0 Vdc vr vO ① 다이오드에 흐르는 전류파형이다. ② 부하를 개방하였을 때 다이오드 양단의 전압파형이다. ③ 커패시터 필터 양단의 전압파형이다. ④ 커패시터 필터를 개방하였을 때 부하 양단의 전압파형이다. 문 16. 다음 병렬전압 조정기의 최대 입력전압 Vin이 10 V라면, 출력 Vo가 단락되었을 때 R 4의 정격전력용량[W]은? (단, R 4 = 100 Ω이다) Vo IL R1 R2 R 4 Vin + - VZ R3 RL ① 1 ② 2 ③ 3 ④ 4 문 17. 주파수 합성, 주파수 복조 등 많은 통신응용 회로에 사용되는 위상 동기루프(PLL)의 설명으로 옳은 것은? ① 위상검출기, 고역통과필터, 전압제어발진기로 이루어지는 귀환 (feedback) 회로이다. ② 위상동기루프가 잠김(lock) 상태가 되면 입력 주파수와 전압 제어발진기의 주파수가 같아진다. ③ 위상검출기는 입력신호 주파수와 전압제어발진기의 주파수를 비교하고, 고역통과필터의 출력은 위상차에 비례하며, 전압 제어발진기의 제어전압으로 사용된다. ④ 잠김상태가 되면 위상동기루프는 입력신호의 주파수 변화를 추적하게 되며, 이 잠김상태를 유지할 수 있는 범위를 포착 범위(capture range)라 한다. 문 18. 반송 주파수 2,000 kHz를 500 ~10,000 Hz 주파수대의 음성 신호로 진폭 변조한 경우에 나타나는 하측파대의 주파수[kHz]는? ① 1,990 ~ 1,999.5 ② 1,001 ~ 1,010 ③ 990 ~ 1,010.5 ④ 1,999 ~ 2,000.5 문 19. 다음 회로에서 바르크하우젠(Barkhausen)의 발진 조건 βA = 1이 되는 것으로 옳은 것은? (단, Z1 = jX1, Z2 = jX2, Z3 = jX3이다) A Z3 Z1 Z2 ① X1 < 0, X2 > 0, X3 > 0 ② X1 > 0, X2 < 0, X3 < 0 ③ X1 > 0, X2 < 0, X3 > 0 ④ X1 < 0, X2 < 0, X3 > 0 문 20. 증폭기 설계에서 부귀환(negative feedback)의 효과로 옳지 않은 것은? ① 선형 동작범위를 넓힌다. ② 입력 및 출력 임피던스를 개선한다. ③ 증폭기의 대역폭을 늘인다. ④ 증폭도가 증가한다.